Low energy motion estimation hardware designs for H.264 multiview video coding
H.264 çok bakışlı video kodlama için düşük enerji tüketimli hareket tahmini donanım tasarımları
- Tez No: 418626
- Danışmanlar: DOÇ. DR. İLKER HAMZAOĞLU
- Tez Türü: Yüksek Lisans
- Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
- Anahtar Kelimeler: Belirtilmemiş.
- Yıl: 2015
- Dil: İngilizce
- Üniversite: Sabancı Üniversitesi
- Enstitü: Mühendislik ve Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
- Bilim Dalı: Belirtilmemiş.
- Sayfa Sayısı: 73
Özet
Çok Bakışlı Video Kodlama (ÇBVK), stereo (iki bakışlı) veya çok bakışlı video sinyallerini etkili bir şekilde sıkıştırma işlemidir. H.264 ÇBVK sıkıştırma verimliliğini arttırmıştır, fakat hesaplama karmaşıklığını da belirgin bir biçimde arttırmıştır. Zamansal öngörü ve bakışlar arası öngörü, H.264 ÇBVK'nın en çok işlem yapılan kısımlarıdır. Bu nedenle, bu tezde H.264 ÇBVK zamansal ve bakışlar arası öngörü yapan ve enerji tüketimini azaltan bazı özgün teknikler içeren bir tam arama hareket tahmini donanımı önerdik. Önerilen donanım Verilog HDL ile gerçeklenmiş ve Xilinx Virtex-6 FPGA'sına yerleştirilmiştir. Donanımın FPGA gerçeklemesi VGA çözünürlüklü stereo video sinyalini saniyede 60 çerçeve hızında işleyebilmektedir. Özgün tekniklerin olmadığı H.264 ÇBVK tam arama hareket tahmini donanımından çok az PSNR kaybı ve bit hızı artışı ile birlikte %65 daha az enerji harcamaktadır. Bu tezde ayrıca H.264 ÇBVK hareket tahmini donanımının çok az ek PSNR kaybı ve bit hızı artışı ile birlikte enerji tüketimini azaltmak için vektör tahmini tabanlı bir hızlı hareket tahmini algoritması önerdik. Ayrıca bu algoritmayı gerçekleyen bir H.264 ÇBVK hareket tahmini donanımı da önerdik. Önerilen donanım Verilog HDL ile gerçeklenmiş ve Xilinx Virtex-6 FPGA'sına yerleştirilmiştir. Donanımın FPGA gerçeklemesi VGA çözünürlüklü üç bakışlı video sinyalini saniyede 92 çerçeve hızında işleyebilmektedir. Özgün tekniklerin olmadığı H.264 ÇBVK tam aramahareket tahmini donanımından çok az PSNR kaybı ve bit hızı artışı ile birlikte %91 daha az enerji harcamaktadır.
Özet (Çeviri)
Multiview Video Coding (MVC) is the process of efficiently compressing stereo (2 views) or multiview video signals. The improved compression efficiency achieved by H.264 MVC comes with a significant increase in computational complexity. Temporal prediction and inter-view prediction are the most computationally intensive parts of H.264 MVC. Therefore, in this thesis, we propose an H.264 MVC full search motion estimation hardware for implementing the temporal and inter-view predictions including several novel energy reduction techniques. The proposed motion estimation hardware is implemented in Verilog HDL and mapped to a Xilinx Virtex-6 FPGA. The FPGA implementation is capable of processing 60 frames per second of VGA size stereo view video sequence. It consumes 65% less energy than H.264 MVC full search motion estimation hardware not including the novel energy reduction techniques with very small PSNR loss and bitrate increase. We also propose a vector prediction based fast motion estimation algorithm for reducing the energy consumption of H.264 MVC motion estimation hardware with additional very small PSNR loss and bitrate increase. We also propose an H.264 MVC motion estimation hardware for implementing the proposed fast motion estimation algorithm. The proposed motion estimation hardware is implemented in Verilog HDL and mapped to a Xilinx Virtex-6 FPGA. The FPGA implementation is capable of processing 92 frames per second of VGA size three view video sequence. It consumes 91% less energy than H.264 MVC full search motion estimation hardware not including the novel energy reduction techniques with very small PSNR loss and bitrate increase.
Benzer Tezler
- A baseline H.264 video encoder hardware design
Bir H.264 video kodlayıcı donanım tasarımı
AYDIN AYSU
Yüksek Lisans
İngilizce
2010
Elektrik ve Elektronik MühendisliğiSabancı ÜniversitesiYRD. DOÇ. DR. İLKER HAMZAOĞLU
- Low power motion estimation based frame rate up-conversion hardware designs
Düşük güç tüketimli hareket tahminine dayalı çerçeve hızı artırımı donanım tasarımları
TEVFİK ZAFER ÖZCAN
Yüksek Lisans
İngilizce
2011
Elektrik ve Elektronik MühendisliğiSabancı ÜniversitesiYRD. DOÇ. DR. İLKER HAMZAOĞLU
- Kesir dereceli diferansiyelin doğrusal olmayan denetim yöntemlerine ve sinyal işleme tekniklerine uygulanması
Utilization of fractional order differentiation in nonlinear control methods and signal processing techniques
GÜRKAN KAVURAN
Doktora
Türkçe
2017
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİnönü ÜniversitesiBilgisayar Mühendisliği Ana Bilim Dalı
DOÇ. DR. CELALEDDİN YEROĞLU
- Sequential Monte Carlo localization using bluetooth low-energy beacons
Bluetooth düşük-enerji işaretçileri ile ardışıl Monte Carlo konumlaması
FAHRİ SERHAN DANİŞ
Doktora
İngilizce
2021
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolBoğaziçi ÜniversitesiBilgisayar Mühendisliği Ana Bilim Dalı
PROF. DR. CEM ERSOY
PROF. DR. TAYLAN CEMGİL
- Elektrikli tahrik sistemleri için gözleyici ve kontrolör tasarımı
Observer and controller design for electric drives
ONUR GÜRLEYEN
Yüksek Lisans
Türkçe
2019
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolYıldız Teknik ÜniversitesiKontrol ve Otomasyon Mühendisliği Ana Bilim Dalı
DR. ÖĞR. ÜYESİ İLKER ÜSTOĞLU