Geri Dön

RISC-V tabanlı aes hızlanırılmış kırmık üstü sistemin fiziksel tasarımı

Physical implementation of an aes accelerated RISC-V system on chip

  1. Tez No: 702393
  2. Yazar: EMRE GAYİR
  3. Danışmanlar: PROF. DR. ALİ TANGEL
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2021
  8. Dil: Türkçe
  9. Üniversite: Kocaeli Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 55

Özet

Günümüzde havacılık, uzay, otomotiv, savunma gibi bir çok alanda mikroelektronik alanındaki gelişmeler çok büyük önem arz etmektedir. Bu alanlarda her daim daha hızlı, daha az alan kaplayan ve daha az güç tüketimi ile çalışan Kırmık Üstü Sistem ihtiyacı ortaya çıkmaktadır. Bunlara ek olarak tüm bu isteklerin yanında, lisans maliyeti gibi durumları minimize etme ihtiyacı rekabetçi küresel ortamda sıkça karşılaşılan bir durumdur. Bu doğrultuda küresel pazara Kırmık Üstü Sistemler için tüm yüksek performans isterlerinin yanında açık kaynak kodlu, hiçbir lisans maliyeti olmayan komut satır kümeleri ortaya çıkmıştır. Tüm bu gelişmeler sadece büyük firmalar için değil, birçok küçük firmaların maliyetlerini azalttığı için yeni çalışma alanları doğurmuştur. Bu çalışmada, açık kaynak kodlu RISC-V mimarisine sahip olan bir Kırmık Üstü Sistemin fiziksel tasarımı aşamalar ı gösterilmiştir. Literatürde de yer alan bu alandaki bazı çalışmalar incelenmiştir. Kırmık Üstü Sistemin fiziksel tasarımı fabrikadan gelen kapı seviyelerine sentezleyici program sayesinde dönüştürülmüştür. Bu sentezlenmiş devre fiziksel tasarım aracıyla yerleşim şeması haline getirilmiştir. Elde edilen sonuçlar ve çalışmalara ek olabilecek öneriler çalışmanın sonucunda verilmiştir.

Özet (Çeviri)

Today's microelectronics research and development has very significant role at field of aviation, defence, space and automotive, Those fields always need more speed, less area and less power working system at their system on chip architecture. Moreover, beside of those requirements lower cost is so much important in phase of developing an microelectronic product. This kind of low cost requirement has brought new open source and no cost instruction set architecure to the microelectronics industrie. All those kind of news bring new application domain to the not only big companies even to small companies. This thesis shows physical implementation steps of an RISC-V based System On Chip. Some related articles are analyzed during this thesis. RISC-V based System On Chip architecture was synthesized to the foundary libraries cells and macros using synthesis tool after that, this synthesized netlist was converted to pyhsical representation of cells and macros. At final stage, some results and suggestions are given.

Benzer Tezler

  1. RİSC-V based triple modular redundant CPU design for space applications

    Uzay uygulamaları için RİSC-V tabanlı üçlü modüler yedekli CPU tasarımı

    EMİR CAN YAMAN

    Yüksek Lisans

    İngilizce

    İngilizce

    2022

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolSabancı Üniversitesi

    Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. YUSUF LEBLEBİCİ

  2. FPGA ile RISC-V tabanlı 32-bit kripto işlemci tasarımı

    RISC-V based 32-bit crypto processor design with FPGA

    KAMER KIRALİ

    Yüksek Lisans

    Türkçe

    Türkçe

    2024

    Mekatronik MühendisliğiKarabük Üniversitesi

    Mekatronik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. CAN BÜLENT FİDAN

  3. An FPGA implementation of a RISC-V based SOC system with custom instruction set for image processing applications

    Görüntü işleme uygulamaları için özel komut setine sahip RISC-V tabanlı bir SOC sısteminin FPGA gerçeklemesi

    ERFAN GHOLIZADEHAZARI

    Yüksek Lisans

    İngilizce

    İngilizce

    2021

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    PROF. DR. SIDDIKA BERNA ÖRS YALÇIN

  4. Instruction extension of RV32i and GCC back end for ascon lightweight cryptography algortihm

    RISC-V komut seti mimarsi ve GNU derleyici koleksiyonunun ASCON şifreleme algoritması için genişletilmesi

    ÖZLEM ALTINAY

    Yüksek Lisans

    İngilizce

    İngilizce

    2021

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    PROF. DR. SIDDIKA BERNA ÖRS YALÇIN

  5. An embedded RISC-V core with fast modular multiplication

    Hızlı modüler çarpma kabiliyetli gömülü RISC-V işlemci çekirdeği

    ÖMER FARUK IRMAK

    Yüksek Lisans

    İngilizce

    İngilizce

    2020

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolBoğaziçi Üniversitesi

    Bilgisayar Mühendisliği Ana Bilim Dalı

    PROF. DR. ARDA YURDAKUL