Geri Dön

Karşılaştırma devresi için algoritmik yaklaşım

Başlık çevirisi mevcut değil.

  1. Tez No: 13092
  2. Yazar: ARZU DAĞ
  3. Danışmanlar: DOÇ.DR. ŞEREF MİRASYEDİOĞLU
  4. Tez Türü: Yüksek Lisans
  5. Konular: Matematik, Mathematics
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 1990
  8. Dil: Türkçe
  9. Üniversite: Atatürk Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Belirtilmemiş.
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 41

Özet

ÖZET Bu araştırmada, Boolean Cebirinin temel özellikler1! ve teo remlerinden yararlanarak iki, üç, dört, beş, altı, yedi ve sekiz basamaklı iki ikili sayının, göreli büyüklüğünü karşılaştıran devrenin tasarımı için etkin bir algoritma geliştirip C prog ramlama dilinde yazılmıştır.

Özet (Çeviri)

11 SUMMARY This research describes an efficient algorithm for the desingn of comparator in the C languages that compares the relative magnitude of two binary numbers each of two, three, four, five, six, seven and eight bits in lengtn by utilizing the basic properties and theorems of Boolean algebra.

Benzer Tezler

  1. Asenkron motorda moment dalgalanmasının ve elektromanyetik gürültünün kontrolü için yeni bir kontrol yaklaşımı

    A new control approach for control of torque ripple and electromagnetic noises in induction motor

    YAVUZ ÜSER

    Doktora

    Türkçe

    Türkçe

    2012

    Elektrik ve Elektronik MühendisliğiYıldız Teknik Üniversitesi

    Elektrik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. KAYHAN GÜLEZ

  2. Yüksek güçlü IGBT'ler için kapı sürme devresi

    Gate drive circuit for high power IGBTs

    OSMAN TANRIVERDİ

    Doktora

    Türkçe

    Türkçe

    2023

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektrik Mühendisliği Ana Bilim Dalı

    DR. ÖĞR. ÜYESİ DENİZ YILDIRIM

  3. Optimal trajectory generation and adaptive control of an underactuated and self-balancing lower body exoskeleton

    Eksik tahrikli ve özdengelemeli bir alt gövde dış iskelet robot için eniyileştirilmiş yörünge planlaması ve uyarlamalı kontrol uygulaması

    AHMED ADEL AHMED FAHMY SOLIMAN AHMED ADEL AHMED FAHMY SOLIMAN

    Doktora

    İngilizce

    İngilizce

    2023

    Mekatronik MühendisliğiÖzyeğin Üniversitesi

    Makine Mühendisliği Ana Bilim Dalı

    YRD. DOÇ. REGAİP BARKAN UĞURLU

  4. Enerji iletim şebekelerinin donanım planlamasında optimizasyonu

    Optimisation in the planning of supply of power transmission networks summary

    K.R.İRFAN GÜNEY

    Doktora

    Türkçe

    Türkçe

    1987

    Elektrik ve Elektronik MühendisliğiMarmara Üniversitesi

    DOÇ. DR. NESRİN TARKAN

  5. 8-BIT 1 GS/S ADC architecture and 4-BIT flash ADC for +10 GS/S time interleaved ADC in 65nm CMOS technology

    +10 GS/S zaman aralıklı ADC için 65nm CMOS teknolojisinde 8-BIT 1 GS/S ADC yapısı ve 4-BIT flash ADC

    ALPER AKDİKMEN

    Yüksek Lisans

    İngilizce

    İngilizce

    2015

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    PROF. DR. MÜŞTAK ERHAN YALÇIN