Geri Dön

Electromagnetic immunity improvement of flat panel display driver board

Düz panel sürücü kartta elektromanyetik bağışıklık iyileştirilmesi

  1. Tez No: 243785
  2. Yazar: İREM DÜVEN
  3. Danışmanlar: DOÇ. DR. UĞUR ÇAM
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2008
  8. Dil: İngilizce
  9. Üniversite: Dokuz Eylül Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektrik ve Elektronik Mühendisliği Bölümü
  12. Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
  13. Sayfa Sayısı: 79

Özet

Tez tam yüksek çözünürlüklü düz panel ekranlı televizyon anakart tasarımı ve bu kart üzerinde yapılan anten terminalinde radio frekansı voltaj bağışıklığını geliştirici layout çalışmalarını anlatmaktadır.Düz panel teknolojisi ve işlemci blokları hakkında genel açıklamalar tez kapsamında verilmiştir. Tasarım sürecinin anlatılmasından önce televizyon ve düz panel yapıları hakkında bilgi verilmiştir. Baskı devrede farklı yerleşim uygulamalarının daha net anlaşılabilmesi için elektromanyetik uyumluluk kavramı ve tez konusuyla ilgili test yöntemleri anlatılmıştır. Değişik baskı devre yerleşimleriyle alınan test raporları ve iyileştirmeler gösterilmiştir. Televizyon anakart tasarım aşamaları, kriterleri ve anten terminalinde radyo frekansı voltajlarına karşı bağışıklığı artırıcı baskı devre üzerinde yerleşim çözümleri düz paneller için detaylı olarak belirtilmiştir.

Özet (Çeviri)

Thesis will describe the hardware architecture of a FHD TFT TV (Full High Definition Thin Film Transistor Television) and the effect of different layout structures on the immunity of the television to RF (Radio Frequency) voltages at antenna terminal in details.Thesis also includes brief explanation of flat panel technology and processing blocks. Explanations of building blocks of a television and flat panel display structures are given before design stage. Electromagnetic compatibility (EMC) concept and the test procedures related with the thesis are explained before showing the effects of implementing different layout structures for better understanding of the design. Test reports with different layout structures and improvements are demonstrated. Design steps, considerations of a TV main board and layout solutions for improving the immunity to RF voltages at antenna terminal are defined in details through the thesis.

Benzer Tezler

  1. Hareket halinde kütle ölçümü

    Dynamic mass measurement

    İLHAN KELEMENÇE

    Yüksek Lisans

    Türkçe

    Türkçe

    2021

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Mekatronik Mühendisliği Ana Bilim Dalı

    PROF. DR. MÜŞTAK ERHAN YALÇIN

  2. PIC tabanlı elektronik devreler için EMC analizi

    EMC analysis for PIC-based electronic circuits

    MUHAMMED FAHRİ ÜNLERŞEN

    Yüksek Lisans

    Türkçe

    Türkçe

    2007

    Elektrik ve Elektronik MühendisliğiSelçuk Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    YRD. DOÇ. DR. ERCAN YALDIZ

  3. Elektronik terazilerin bağışıklık testleri için tem hücresi tasarımı ve uygulaması

    Design and application of a tem cell for immunity tests of electronic scales

    YAHYA AKDAĞ

    Yüksek Lisans

    Türkçe

    Türkçe

    2020

    Elektrik ve Elektronik MühendisliğiGebze Teknik Üniversitesi

    Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. SERKAN AKSOY

  4. Geniş bant aralıklı silisyum karbür tabanlı mosfet alt-modül tasarımı

    Wide bandgap silicon carbide based mosfet sub-module design

    AHMET FURKAN TUNCER

    Yüksek Lisans

    Türkçe

    Türkçe

    2024

    Elektrik ve Elektronik MühendisliğiHacettepe Üniversitesi

    Elektrik ve Elektronik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. DİNÇER GÖKCEN

  5. 2-8 MBit/s fiber optik hat teçhizatı arayüz devresinin sahada programlanabilir kapı dizisi ile tasarlanması ve gerçeklenmesi

    Designing and implementing 2MBit/s and 8 MBit/s fiber optic line terminating equipment interface circuit by using field programmable gate array

    ÜMİT GÖĞÜSGEREN