Reduced ınstruction set processor design
Indirgenmiş komut setli işlemci tasarimi
- Tez No: 244149
- Danışmanlar: YRD. DOÇ. DR. MUSTAFA GÖK
- Tez Türü: Yüksek Lisans
- Konular: Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrol, Computer Engineering and Computer Science and Control
- Anahtar Kelimeler: Belirtilmemiş.
- Yıl: 2009
- Dil: İngilizce
- Üniversite: Çukurova Üniversitesi
- Enstitü: Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Bilgisayar Mühendisliği Bölümü
- Bilim Dalı: Bilgisayar Mühendisliği Ana Bilim Dalı
- Sayfa Sayısı: 69
Özet
Basit daha iyidir felsefesi ile tasarlanan indirgenmiş komut setli bilgisayar (İKSB) işlemcileri her geçen gün tasarımcıların dikkatini daha çok çekmektedir. Gömülü sistemlerden iş istasyonlarına kadar çok alanda yaygın olarak kullanılmaya başlanan İKSB işlemciler, karmaşık komut setli bilgisayarlarda da dahili mikro komutlar olarak kullanmaktadır. Bu tezde 32-bit temel aritmetik, mantık, kontrol ve sistem komutlarının bulunduğu, boru hattı mimarisine sahip bir kısıtlı komut setli işlemci tasarımı sunulmuştur. Boru hattı organizasyonundan doğan riskler donanımsal metotlarla elimine edilmiştir. İKSB işlemcisi tasarım prensiplerinin gerçeklenmesi sağlanmıştır. Tasarım için VHDL (Very High Speed Integrated Circuit Hardware Description Language) donanım tanımlama dili kullanılmış ve tasarımın betimlenmesi Mentor Graphics firmasının Modelsim programı ile yapılmıştır. Tasarım düşük maliyetli bir APKD (Alan Programlanabilir Kapı Dizisi) yongası kullanılarak sentezlenmiştir.
Özet (Çeviri)
Reduced instruction set computer (RISC) processors are designed according to the principle ?simple is better.? The RISC processors are widely using in; embedded systems to work stations. Even the complex instruction computers (CISC) use RISC type micro instructions internally. This thesis presents a 32-bit pipelined reduced instruction set processor design that has 32-bit basic arithmetic, logic, control and system instructions. Most of the pipeline hazards are eliminated by hardware support. The design is modeled with VHDL (Very High Speed Integrated Circuit Hardware Description Language) hardware description language and simulated with the Mentor Graphics Corporation?s Modelsim simulator. The processor model is mapped on a low cost FPGA (Field Programmable Gate Array) chip.
Benzer Tezler
- Low power general purpose processor design and instructions set extension for AES
Düşük güç tüketimli genel amaçlı işlemci tasarımı ve AES için komut kümesi genişletilmesi
MUHAMMED ŞAİROĞLU
Yüksek Lisans
İngilizce
2020
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
DOÇ. DR. SIDDIKA BERNA ÖRS YALÇIN
- FPGA tabanlı sentezlenebilir işlemci tasarımı
FPGA based soft-core processor design
SELÇUK BAŞAK
Yüksek Lisans
Türkçe
2011
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolYıldız Teknik ÜniversitesiBilgisayar Mühendisliği Ana Bilim Dalı
YRD. DOÇ. DR. SONGÜL ALBAYRAK
- Development of application specific transport triggered processors for post-quantum cryptography algorithms
Post-kuantum kriptografi algoritmaları için uygulamaya özel taşıma tetiklemeli işlemcilerin geliştirilmesi
LATİF AKÇAY
Doktora
İngilizce
2022
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. DR. SIDDIKA BERNA ÖRS YALÇIN
- Açık kaynak kodlu OpenRISC tabanlı kırmık üstü sistemlerin gerçeklenmesi ve uygulamaları
Implementation and applications of open source OpenRISC based SOC's
LATİF AKÇAY
Yüksek Lisans
Türkçe
2015
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
DOÇ. DR. SIDDIKA BERNA ÖRS YALÇIN
- RISC-V processor design for secure communication applications
Güvenlı̇ haberleşme uygulamaları ı̇çı̇n RISC-V ı̇şlemcı̇ tasarımı
RECEP ONUR YILDIZ
Yüksek Lisans
İngilizce
2022
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİstanbul Teknik ÜniversitesiBilgisayar Mühendisliği Ana Bilim Dalı
DR. ÖĞR. ÜYESİ AYŞE YILMAZER METİN