Geri Dön

Hardware implementation of inverse transform & quantization and deblocking filter for low power H.264 decoder

Düşük güç tüketimli H.264 çözücü için ters dönüşüm ve niceleme ve bloklama süzgecinin donanımsal gerçeklenmesi

  1. Tez No: 268527
  2. Yazar: ÖNDER ÖNSAY
  3. Danışmanlar: PROF. DR. GÖZDE BOZDAĞI AKAR
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: H.264, Güç Verimli Kodlayıcı-çözücü, Bloklama, Dönüşüm & Niceleme, Çözücü Donanımı, H.264, Power-efficient Codec, Deblocking, Transform & Quantization, Decoder Hardware
  7. Yıl: 2009
  8. Dil: İngilizce
  9. Üniversite: Orta Doğu Teknik Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektrik ve Elektronik Mühendisliği Bölümü
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 169

Özet

Taşınabilir cihazlar iş ve eğlence dünyasının vazgeçilmez bir parçası durumundadır. Bu cihazların üzerinde birçok uygulama çalışmakta, her geçen gün bunlara yenileri eklenmekte ve daha fazla batarya gücü tüketimine sebep olmaktadır. Video çözücü bu uygulamalardan biridir. H.264 birçok çoklu ortam uygulamasında kullanılacak yeni bir video sıkıştırma standardıdır. H.264 video çözücü taşınabilir cihazlar için karmaşık bir yapıya sahiptir ve bu nedenle bunu gerçekleyen donanım daha fazla güce ihtiyac duyar. Bu ihtiyacı düşürmek için algoritmada fazla güç tüketimine neden olan bloklama süzgeci ve ters dönüşüm & niceleme gibi parçaları düşük güç tüketimli uygulamalar için uygun hale getirmek gerekmektedir. Veriyi yeniden kullanım, orta kaliteli video için düşük işleme zamanı düşük güç tüketimi için kullanılan yöntemlerden birkaçıdır. Bu tezde, veriyi verimli şekilde yeniden kullanabilen ve düşük hafıza erişimi olan bir bloklama süzgeç ile ters dönüşüm & niceleme mimarileri ortaya konmakta ve Spartan-3 serisi FPGA üzerinde gerçeklenmektedir. Ortaya konan mimariler makul işlem zamanı ve minimum harici bellek erişimi ile çalışabilmektedir.

Özet (Çeviri)

Mobile devices became indispensable part of business and entertainment world. Applications running on these devices tend to increase day by day causing more battery power consumption. Video decoding is one of the critical applications running on a mobile device. H.264/AVC is an emerging video compression standard that is likely to be used widely in multimedia environments. As a mobile application, H.264 decoder has a complex structure which results high power consumption. In order to reduce this power demand, power consuming parts of the algorithms are required to be optimized in terms of power consumption, like deblocking filter and inverse transform & quantization. Data reuse and reduced processing time for moderate quality video are some of the methods to reduce power consumption. In this thesis, a deblocking filter architecture and inverse transform/quantization architecture with efficient data reuse and reduced memory access for low power 264/AVC decoder is proposed and implemented on Spartan-3 series FPGA. Proposed architectures obtained moderate processing speed with minimum external memory access.

Benzer Tezler

  1. H.264 intra frame coder system design

    H.264 çerçeve içi kodlama sistemi tasarımı

    ÖZGÜR TAŞDİZEN

    Yüksek Lisans

    İngilizce

    İngilizce

    2005

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    YRD. DOÇ. DR. İLKER HAMZAOĞLU

  2. Alt-uzay dönüşüm yöntemi ile Fır süzgeç tasarımı

    Finite-duration impulse response filter design using subspace transformations

    MEHMET DEVRİM AZAK

    Yüksek Lisans

    Türkçe

    Türkçe

    1997

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik-Haberleşme Eğitimi Ana Bilim Dalı

    PROF. DR. ALİ NUR GÖNÜLEREN

  3. Kalıcı mıknatıslı senkron motorun farklı gözlemleyici tabanlı sensörsüz alan yönlendirmeli kontrol yöntemlerinde donanım ve yazılım bileşenlerinin işletme başarımına etkilerinin tespiti

    Determination of the effects of hardware and software components on operational performance for different observer-based sensorless field oriented control methods of permanent magnet synchronous motor

    MUHAMMET CEMAL DEMİR

    Yüksek Lisans

    Türkçe

    Türkçe

    2023

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektrik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. DERYA AHMET KOCABAŞ

  4. OFDM tabanlı temel bant WIMAX fiziksel katman vericinin FPGA üzerinde gerçeklenmesi

    Implementation of OFDM based WIMAX physical layer baseband transmitter on FPGA

    AHMET TANSU AKTÜRK

    Yüksek Lisans

    Türkçe

    Türkçe

    2014

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    DOÇ. DR. MESUT KARTAL