Geri Dön

High level synthesis of analog integrated circuits using macromodels and equation based optimization tools

Makromodeller ve denklem temelli eniyileme araçları kullanarak analog tümleşik devrelerin üst düzeyde bireşimi

  1. Tez No: 82901
  2. Yazar: İ.GÖKHAN ERTEN
  3. Danışmanlar: DOÇ. DR. SİNA BALKIR
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 1999
  8. Dil: İngilizce
  9. Üniversite: Boğaziçi Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 71

Özet

MAKROMODELLER VE DENKLEM TEMELLİ ENİYİLEME ARAÇLARI KULLANARAK ANALOG TÜMLEŞİK DEVRELERİN ÜST DÜZEYDE BİREŞİMİ ÖZET Bu tezde, üst düzey aktif-RC, anahtarlamah sığaç (SC) ve anahtarlamalı akım (SI) süzgeçlerinin bireşim ve eniyilemesini gerçekleyen bir üst düzey bireşim ve eniyileme aracı önerilmiştir. Kuramsal olarak gözetilmeyen koşulların devre başanmına etkisi, modelleme doğruluğu ve açıklayıcı örnekler, adı geçen tasarım yöntemleri için ortaya konulmuştur. Yakın geçmişteki araştırmalar, benzeşim temelli ve devre düzeyindeki bireşim araçlarının hesapsal yükünün, denklem temelli üst düzey bireşim araçlarıyla giderilebileceğini göstermiştir. Denklem temelli yaklaşımın esneklik ve hız açılarından göreli üstünlüğü, kapalı biçemdeki denklemlerin elde edilmesindeki yoğun çabayla ödenmektedir. Bu tezde ortaya konan uygulamalarda, devrenin ideal olmayan koşullarını da gözeten makromodeller devre başanmının daha doğru kestirilmesine olanak sağlamıştır. SI süzgeçlerin çözümlemesinde, MOS transistörlerin küçük sinyal modelleri makromodel olarak algılanmış ve transistor düzeyinde bir eniyileme gerçeklenmiştir.

Özet (Çeviri)

IV HIGH LEVEL SYNTHESIS OF ANALOG INTEGRATED CIRCUITS USING MACROMODELS AND EQUATION BASED OPTIMIZATION TOOLS ABSTRACT In this thesis, a high-level synthesis and optimization tool is presented, which is used to realize high-level active-RC, switched-capacitor (SC) and switched-current (SI) filter synthesis and optimization. Effects of non-idealities on circuit performance, modeling accuracy and illustrative examples are introduced for each design style. Recent research suggests that, computational cost of simulation based circuit-level synthesis and optimization can be reduced by a high-level equation-based synthesis and optimization. Flexibility and speed enhancements of equation-based approach are achieved in the expense of the effort of deriving closed-form equations from the building blocks of the system. In the applications presented in this thesis, macromodels that consider the non- idealities of the circuits enabled accurate performance estimation. In the analysis of SI filters, MOS small-signal models were treated as the macromodels of the system, and a transistor- level optimization is achieved.

Benzer Tezler

  1. Aktif ota-C filtrelerinde uygun oto problemi

    The Suitable ota problem for second-order ota-c filters

    LEVENT ÖĞDÜM

    Yüksek Lisans

    Türkçe

    Türkçe

    1995

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    PROF.DR. HAKAN KUNTMAN

  2. Yet another simulation based sensitivity analysis tool for analog layout generation

    Analog tümdevre serim kısıtlamaları üretimi için benzetim tabanlı bır hassasiyet analiz aracı

    TAŞKIN ŞEN

    Yüksek Lisans

    İngilizce

    İngilizce

    2007

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF.DR. GÜNHAN DÜNDAR

  3. Değişken rezolüzyonlu görüntü örnekleyici

    Multi resolution image sampler

    RIZA CAN TARCAN

    Yüksek Lisans

    Türkçe

    Türkçe

    1991

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Y.DOÇ.DR. M. SAİT TÜRKÖZ