Geri Dön

Reliability and security of arbiter based physical unclonable function

Flip-flop tabanlı fiziksel kopyalanamaz fonksiyonun güvenliği ve güvenirliği

  1. Tez No: 310486
  2. Yazar: ZAUR TARİGULİYEV
  3. Danışmanlar: YRD. DOÇ. DR. SIDDIKA BERNA ÖRS YALÇIN
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2011
  8. Dil: İngilizce
  9. Üniversite: İstanbul Teknik Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 81

Özet

Bu tezde, güvenli ve güvenilir şekilde farklı entegre devrelerin tanınmasını sağlayan ve 2002'de Gassend tarafından önerilen yöntemi inceliyoruz. Bu yöntem, entegre devreler içindeki lojik kapıların istatistiksel gecikme değişimlerini kullanan fiziksel kopyalanamaz fonksiyon (PUF) devreleri ile gerçeklenir. PUF devresi her bir yonga için dinamik ileti cevap çifti yöntemi ile çok sayıda gizli anahtar üretir. Tezde flip-flop tabanlı PUF devresi Xilinx Virtex2 Pro FPGA'de gerçeklenmiştir ve bu yöntemin kimlik belirleme yeteneği, güvenirliği ve güvenliği incelenmiştir. Bu amaçla, farklı entegre devrelerin tanımlama süreçlerinde önemli olan çevresel gürültü ve entegre devreleri arasında değişim parametrelerini tanımladık ve ölçtük. PUF devresinin yazılımsal saldırılara karşı direncini ölçmek için iki farklı yaklaşım uygulanmıştır. İlk yaklaşımda, saldırılar bir sınıflama problemi olarak ele alınmış ve bu problemde SVM sınıflayıcı kullanılmıştır. İkinci yaklaşımda ise, PUF devresini tanımlayan lineer modeli gecikme değişkenlerini bulmak için Lineer Programlama tekniği uygulanmıştır.

Özet (Çeviri)

In this thesis, we study the technique, proposed by Gassend in 2002, that enable us to identify different IC in secure and reliable way. This technique, realized by using the physical unclonable function (PUF) circuits exploits statistical delay variation of logic gates across ICs. Each PUF circuit generates a lot of secret keys according to challenge response pairs scheme. Arbiter-based PUF circuit has been implemented in Xilinx Virtex2 Pro FPGA and the identification capability, reliability and security of this scheme has been investigated. For this purpose, we define and measure the parameters like inter-chip variation and environmental noise, which are important in identification process of different ICs. In order to test the resistance of PUF circuit to against software attacks we applied two approaches. In first approach, attacks are considered as a classification problem in which SVM classifier are used. In the second approach, Lineer Programming technique is applied in order to find delay variables of lineer model of PUF circuit.

Benzer Tezler

  1. Klonlanamaz fonksiyonlar ve yardımcı bilgiler kullanılarak patent hakları korunması, özgün algoritma ve donanımın güvenliğinin sağlanması

    Protection of patent rights, maintenance of original algorithm and hardware security using physical unclonable functions and helper data

    BURAK GÖVEM

    Yüksek Lisans

    Türkçe

    Türkçe

    2013

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    DOÇ. DR. MÜŞTAK ERHAN YALÇIN

  2. Global positioning system spoofing and detection techniques

    Küresel konumlama sistemi aldatma ve tespit etme yöntemleri

    MEHMET BUĞRAHAN ÜSTÜNDAĞ

    Yüksek Lisans

    İngilizce

    İngilizce

    2023

    Elektrik ve Elektronik MühendisliğiOrta Doğu Teknik Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. ŞİMŞEK DEMİR

  3. Besin etiketlerinin sağlık algısı üzerine etkisi

    Effects of food labels on health perception

    YELİZ VERGİ

    Yüksek Lisans

    Türkçe

    Türkçe

    2018

    Beslenme ve DiyetetikMarmara Üniversitesi

    Beslenme ve Diyetetik Ana Bilim Dalı

    YRD. DOÇ. DR. KEVSER BURCU ÇALIK

  4. Markov decision process formulations for management of pumped hydro energy storage systems

    Pompaj depolamalı hidroelektrik santrallerin yönetimine ilişkin Markov karar süreci formülasyonları

    PARINAZ TOUFANI

    Doktora

    İngilizce

    İngilizce

    2023

    Endüstri ve Endüstri Mühendisliğiİhsan Doğramacı Bilkent Üniversitesi

    Endüstri Mühendisliği Ana Bilim Dalı

    DR. ÖĞR. ÜYESİ EMRE NADAR

    DOÇ. DR. AYŞE SELİN KOCAMAN

  5. Hidrojenin Türkiye enerji piyasalarına entegrasyonu sürecinde ekonomik analiz senaryolarının incelenmesi

    Evaluation of the economic analysis scenarios regarding the course of the integration of hydrogen into the Turkish energy markets

    BURCU BİLKAY

    Yüksek Lisans

    Türkçe

    Türkçe

    2022

    Enerjiİstanbul Teknik Üniversitesi

    Enerji Bilim ve Teknoloji Ana Bilim Dalı

    PROF. DR. GÜLGÜN KAYAKUTLU