Geri Dön

New approaches to automated analog circuit design for robustness

Analog gürbüz devre tasarım otomasyonu için yeni yaklaşımlar

  1. Tez No: 338835
  2. Yazar: CAN DOĞA KIRBAÇ
  3. Danışmanlar: PROF. DR. GÜNHAN DÜNDAR
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2013
  8. Dil: İngilizce
  9. Üniversite: Boğaziçi Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 48

Özet

Bu tezde gürbüz devre tasarımı elde etmek amacıyla benzetim tabanlı yöntem dizileri ve bu yöntem dizilerinin sonuçlarna yer verilmektedir. Benzetim tabanlı yapıda, benzetici olarak HSPICE, genel yöntem dizisi olarak ise SACSES kullanılmaktadır. Gürbüz devre tasarımı amacıyla SACSES üzerinde çeşitli degişiklikler yapılarak üç adet yöntem elde edilmiştir. Kullanılan üç yöntem de süreç sırasnda belirli noktalarda yapılan duyarlılık analizlerinin sonuçlarına dayanır. İlk yöntemde, elde edilen duyarlılık değerleri olası en kötü maliyeti hesaplamak için kullanılır. İkinci ve üçüncü yöntemlerde ise sırasıyla toplamsal ve çarpımsal hata terimleri için bir hedef belirlemek icin kullanılarak farklı bir eniyileme metodu denenmiştir. Bahsedilen bu üç yöntem, üç ayrı devre üzerinde denenerek sonuçlar alınmış ve karşılaştırılmıştır. Ayrıca SACSES üzerinde ufak degişiklikler yapılmış ve bu değişikliklerin sonuçları irdelenmiştir.

Özet (Çeviri)

This thesis presents di erent simulation-based analog circuit synthesis methodologies to obtain robust circuit synthesis and their results. HSPICE is used as simulator and SACSES is used as general methodology for mentioned simulation based approach. Three distinct methods are acquired by making modi cations in SACSES algorithm. All these three methodologies use sensitivity analyses which are done at some certain points in the process. In the rst method, achieved sensitivity results are used for calculating new costs of every individual circuit. Second and third methods are based on respectively additive and multiplicative error terms whose boundaries are attained by sensitivity analyses. Said three methods are tested on di erent three circuit topologies and results are compared. Furthermore some changes are made on SACSES and the consequences are examined.

Benzer Tezler

  1. Artificial neural network-powered analog/RF circuit design automation

    Yapay sinir ağı destekli analog/RF devre tasarım otomasyonu

    ENES SAĞLICAN

    Yüksek Lisans

    İngilizce

    İngilizce

    2023

    Elektrik ve Elektronik MühendisliğiGebze Teknik Üniversitesi

    Elektronik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. ENGİN AFACAN

  2. Üstel fonksiyon için yeni bir yaklaşım kullanarak CMOS kazancı ayarlanabilir kuvvetlendirici tasarımı

    Design of CMOS variable gain amplifier using a new exponential function approximation

    MUHAMMET SAİT ALTUNER

    Yüksek Lisans

    Türkçe

    Türkçe

    2015

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    DOÇ. DR. METİN YAZGI

  3. Dinamik algılayıcı öğrenme algoritması ile kenar saptamanın öğrenilmesi

    Learning of edge detection using recurrent perceptron learning algorithm

    FİLİZ YOSMA TAŞKIN

    Yüksek Lisans

    Türkçe

    Türkçe

    1995

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    DOÇ.DR. CÜNEYT GÜZELİŞ

  4. Role of very-large-scale-integrated (VLSI) circuits and logic gates in internet of things (IoT)

    Başlık çevirisi yok

    ALI ABDULKAREEM RAJAB ALMAZEDI

    Yüksek Lisans

    İngilizce

    İngilizce

    2022

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolAltınbaş Üniversitesi

    Elektrik-Elektronik ve Bilgisayar Mühendisliği Ana Bilim Dalı

    DR. ÖĞR. ÜYESİ ABDULLAHI ABDU IBRAHIM