Geri Dön

Front-end circuits for a photonic analog-to-digital converter

Başlık çevirisi mevcut değil.

  1. Tez No: 401939
  2. Yazar: OĞUZHAN UYAR
  3. Danışmanlar: DOÇ. DR. VLADIMIR STOJANOVIC
  4. Tez Türü: Yüksek Lisans
  5. Konular: Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrol, Elektrik ve Elektronik Mühendisliği, Computer Engineering and Computer Science and Control, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2011
  8. Dil: İngilizce
  9. Üniversite: Massachusetts Institute of Technology
  10. Enstitü: Yurtdışı Enstitü
  11. Ana Bilim Dalı: Belirtilmemiş.
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 80

Özet

Özet yok.

Özet (Çeviri)

As the resolution of electrical ADCs gets limited at higher sampling rates due to sampling clock jitter, low-jitter mode-lock laser based photonic ADCs are starting to gain more attention. As well as low-jitter and high-linearity operation at very high speeds, photonic ADCs provide the opportunity to de-multiplex electrical signals to enable the parallel sampling of signals which increases the total sampling speed dramatically. However, even in photonic systems, a careful optimization between the degree of de-multiplexing, the optical non-linearities and receiver front-end noise has to be performed to enable resolution and sampling rate gains to materialize. Electrical components still constitute the bottleneck for a photonic ADC system. Photo-detector front-end, which is responsible for the current-voltage transformation of the samples, is one of the most critical components for the overall linearity, noise and jitter performance of photonic ADC systems. This work focuses on photo-detector front-ends and investigates the performance of several structures as well as evaluating the performance of photonic ADC systems depending on the amount of photo-detector current. Integrator and trans-impedance amplifier flavors of the front-end circuits are designed, implemented, simulated and laid out for 6 ENOB and 10 ENOB linearity and noise performance at 1GS/s. The circuits are implemented on 45 nm SOI process and integrated with on-chip photonic components which allow on-chip and off-chip ADC implementations.

Benzer Tezler

  1. Design of front-end circuits for a hip implant IC

    Kalça implantı tümleşik devresi için ön uç devrelerin tasarımı

    UYGAR YILDIZ

    Yüksek Lisans

    İngilizce

    İngilizce

    2021

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. GÜNHAN DÜNDAR

  2. A front-end integrated circuit for 3D acoustic imaging using 2D CMUT arrays

    İki boyutlu KMSD dizileriyle üç boyutlu akustik görüntüleme için bir ön tümdevre

    İHSAN ÇİÇEK

    Yüksek Lisans

    İngilizce

    İngilizce

    2004

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    YRD. DOÇ. DR. AYHAN BOZKURT

  3. GPS VE GLONASS uygulamaları için RF alıcı ön kat tasarımı

    RF receiver front end design for GPS and GLONASS applications

    GÖKHAN GÜNEŞ ÖZDEMİR

    Yüksek Lisans

    Türkçe

    Türkçe

    2016

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    ÖĞR. GÖR. HASAN BÜLENT YAĞCI

  4. Four-element phased-array beamformers and a self-interference canceling full-duplex transceiver in 130-nm sige for 5G applications at 26 GHz

    26 GHz 5G uygulamaları için 130-nm sige teknolojisiyle dört-kanallı faz-dizili hüzmeleyici ve özgirişim kaldıran tam dubleks alıcı/verici geliştirilmesi

    İLKER KALYONCU

    Doktora

    İngilizce

    İngilizce

    2019

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. YAŞAR GÜRBÜZ