Geri Dön

High performance HEVC and FVC video compression hardware designs

Yüksek performanslı HEVC ve FVC video sıkıştırma donanım tasarımları

  1. Tez No: 478650
  2. Yazar: AHMET CAN MERT
  3. Danışmanlar: DOÇ. DR. İLKER HAMZAOĞLU
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2017
  8. Dil: İngilizce
  9. Üniversite: Sabancı Üniversitesi
  10. Enstitü: Mühendislik ve Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 65

Özet

Yüksek verimli video kodlama (HEVC) Joint Colloborative Team on Video Coding (JCT-VC) tarafından geliştirilen günümüzde kullanılan video sıkıştırma standardıdır. HEVC bir önceki H.264 standardına göre 50% daha iyi performans sağlamaktadır. HEVC bu video sıkıştırma verimini hesaplama karmaşıklığını önemli ölçüde artırarak başarmaktadır. Bu nedenle, bu tezde HEVC video kodlayıcısı için kullanılan ara piksel hassaslığında hareket tahmini (SPME) için düşük karmaşıklıklı HEVC SPME tekniği önerildi. Önerilen tekniği uygulayan yüksek performanslı HEVC SPME donanımı tasarlandı ve gerçeklendi. Ayrıca, HEVC video kodlayıcı ve kod çözücü için bellek bazlı sabit çarpma tekniği kullanan HEVC ara pikselleri oluşturma donanımı tasarlandı ve gerçeklendi. Gelecek video kodlama (FVC) JCT-VC tarafından halihazırda geliştirilen yeni bir video sıkıştırma standardıdır. FVC daha fazla hesaplama karmaşıklığı pahasına günümüzde kullanılan HEVC video sıkıştırma standardından daha iyi sıkıştırma verimliliği sunmaktadır. Bu tezde, üç farklı yüksek performanslı FVC 2B dönüşüm donanımı tasarlandı ve gerçeklendi. Önerilen donanımın gerektiği şekilde çalıştığı FPGA'de doğrulandı.

Özet (Çeviri)

High Efficiency Video Coding (HEVC) is the current state-of-the-art video compression standard developed by Joint collaborative team on video coding (JCT-VC). HEVC has 50% better compression efficiency than H.264 which is the previous video compression standard. HEVC achieves this video compression efficiency by significantly increasing the computational complexity. Therefore, in this thesis, we proposed a low complexity HEVC sub-pixel motion estimation (SPME) technique for SPME in HEVC encoder. We designed and implemented a high performance HEVC SPME hardware implementing the proposed technique. We also designed and implemented an HEVC fractional interpolation hardware using memory based constant multiplication technique for both HEVC encoder and decoder. Future Video Coding (FVC) is a new international video compression standard which is currently being developed by JCT-VC. FVC offers much better compression efficiency than the state-of-the-art HEVC video compression standard at the expense of much higher computational complexity. In this thesis, we designed and implemented three different high performance FVC 2D transform hardware. The proposed hardware is verified to work correctly on an FPGA board.

Benzer Tezler

  1. Low energy video processing and compression hardware designs

    Düşük enerjili görüntü işleme ve sıkıştırma donanım tasarımları

    ERCAN KALALI

    Doktora

    İngilizce

    İngilizce

    2018

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    Elektronik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. İLKER HAMZAOĞLU

  2. HEVC video compression hardware designs

    YVVK video sıkıştırma donanım tasarımları

    ERDEM ÖZCAN

    Yüksek Lisans

    İngilizce

    İngilizce

    2013

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    DOÇ. DR. İLKER HAMZAOĞLU

  3. Fast encoder implementation in high efficiency video coding (H.265/HEVC)

    Yüksek verimlilikte video kodlama (H.265/YVVK) standardı için hızlı kodlayıcı uygulaması

    ABDULKERİM ÖZTEKİN

    Yüksek Lisans

    İngilizce

    İngilizce

    2014

    Elektrik ve Elektronik MühendisliğiGaziantep Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. ERGUN ERÇELEBİ

  4. FPGA implementations of motion estimation algorithms using vivado high-level synthesis

    Hareket tahmini algoritmalarının vıvado yüksek seviye sentezleme ile FPGA gerçeklemeleri

    FIRAS ABDUL GHANI

    Yüksek Lisans

    İngilizce

    İngilizce

    2017

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. İLKER HAMZAOĞLU

  5. Hevc'de iç tahmin için heterojen CPU+GPU platformlarında bir paralel model kurulması

    A parallel model for intra prediction in hevc on heterogeneous CPU+GPU platforms

    MÜCAHİT KAPLAN

    Doktora

    Türkçe

    Türkçe

    2023

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolMaltepe Üniversitesi

    Bilgisayar Mühendisliği Ana Bilim Dalı

    DR. ÖĞR. ÜYESİ ALİ AKMAN