Geri Dön

Anahtarlama aktivitesi azaltılarak düşük güçle çalışan CMOS toplama ve çarpma devreleri tasarımı

Low power CMOS adder and multiplier design with the reduced switching activity

  1. Tez No: 185602
  2. Yazar: TUNA GÖKSU
  3. Danışmanlar: Y.DOÇ.DR. ALİ MANZAK
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2006
  8. Dil: Türkçe
  9. Üniversite: Süleyman Demirel Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 70

Özet

iiiÖZETANAHTARLAMA AKTİVİTESİ AZALTILARAK DÜŞÜK GÜÇLEÇALIŞAN CMOS TOPLAMA VE ÇARPMA DEVRELERİ TASARIMIGünümüzün elektronik cihazlarındaki gelişmeler cihazların pille ve kablosuz olarakçalışması yönünde yoğunluk kazanmıştır. Cihazlar daha performanslı ve daha çokişlevli olarak imal edilmeye çalışılmaktadır. Cihazların taşınabilir olması cihazlardapil kullanımını gerektirmektedir. Pil teknolojisindeki gelişmeler sınırlı olduğundan,uzun pil dayanım sürelerinin elde edilebilmesi için cihazların güç tüketiminin en azaindirilmesi gerekmektedir. Bu çalışmada sayısal CMOS devrelerinde harcananenerjiyi azaltma metotlarından birisi olan transistor boyu ölçülendirme metodu ilebesleme voltajı ölçekleme metodu kıyaslanmıştır. Kıyaslama özel tasarlanan toplamave çarpma devreleri üzerinde yapılmıştır. Yapılan SPICE simülasyonları ile transistorboyu geri ölçülendirme metodunun, besleme voltajı ölçeklemesine göre gecikmesürelerinde daha az artışa sebep olduğu gösterilmiştirANAHTAR KELİMELER: Düşük güç, transistor ölçülendirmesi, CMOS

Özet (Çeviri)

ivABSTRACTLOW POWER CMOS ADDER AND MULTIPLIER DESIGN WITH THEREDUCED SWITCHING ACTIVITYAdvances in present-day electronic device technologies concentrated on mobility andwireless communications. More powerful devices are being built with highercomputing capabilities. This mobility needs battery usage in electronic devices.Since improvements in battery technology is restricted, for longer battery life times itis needed to decrease power consumption of these devices to minimum. Voltagescaling and transistor sizing methods used for reducing power consumption inCMOS systems are compared. Comparison has done on custom designed adder andmultiplier circuits. Using SPICE simulations, it is shown that, resizing CMOScircuits to backwards causes smaller delay times than the voltage scaling.KEY WORDS: Low-power, transistor sizing, CMOS

Benzer Tezler

  1. Low power H.264 video compression hardware designs

    Düşük güç kullanımlı H.264 video sıkıştırma donanım tasarımları

    MUSTAFA PARLAK

    Doktora

    İngilizce

    İngilizce

    2009

    Elektrik ve Elektronik MühendisliğiSabancı Üniversitesi

    Elektronik Mühendisliği Bölümü

    YRD. DOÇ. DR. İLKER HAMZAOĞLU

  2. Mobil telefon kullanımına bağlı oluşan 900-1800 mhz radyo frekans dalgalarının meydana getirdiği elektromanyetik alanın iliak kanat kemik mineral yoğunluğuna etkisi

    The effect of electromagnetic fields on bone mineral density of iliac bone produced by 900-1800 mhz radio frequency waves dependent on cellular phone usage

    BEŞİR ANDAÇ AKSOY

    Tıpta Uzmanlık

    Türkçe

    Türkçe

    2006

    Ortopedi ve TravmatolojiSüleyman Demirel Üniversitesi

    Ortopedi ve Travmatoloji Ana Bilim Dalı

    PROF.DR. NEVRES HÜRRİYET AYDOĞAN

  3. Farklı iyonik sıvılar varlığında iletken polimer/tungsten oksit nanokompozitlerinin elektrokimyasal sentezi ve elektrokromik özelliklerinin incelenmesi

    Electrochemical synthesis of conducting polymer/tungsten oxide nanocomposites in different ionic liquids media and investigation of electrochromic properties

    ÇİĞDEM DÜLGERBAKİ

    Doktora

    Türkçe

    Türkçe

    2016

    KimyaSüleyman Demirel Üniversitesi

    Kimya Ana Bilim Dalı

    PROF. DR. Ayşegül UYGUN ÖKSÜZ

  4. Synthesis and characterization of conjugated polymers with polyhedral oligomeric silsesquioxane pendant groups

    Polihedral oligomerik silseskuokzan grupları asılı konjüge polimerlerin sentezi ve karakterizasyonu

    SALİH ERTAN

    Doktora

    İngilizce

    İngilizce

    2017

    KimyaOrta Doğu Teknik Üniversitesi

    Polimer Bilim ve Teknolojisi Ana Bilim Dalı

    PROF. DR. CEVDET KAYNAK

    PROF. DR. ATİLLA CİHANER

  5. Power islands: A high-level synthesis methodology for reducing spurious switching activity and leakage

    Güç adaları: Gereksiz anahtarlama aktivitesini ve sızmayı azaltan bir yüksek düzeyde sentezleme metodolojisi

    DENİZ DAL

    Doktora

    İngilizce

    İngilizce

    2006

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolSyracuse University

    Elektronik Mühendisliği ve Bilgisayar Bilimi Ana Bilim Dalı

    DR. NAZANIN MANSOURI