Anahtarlama aktivitesi azaltılarak düşük güçle çalışan CMOS toplama ve çarpma devreleri tasarımı
Low power CMOS adder and multiplier design with the reduced switching activity
- Tez No: 185602
- Danışmanlar: Y.DOÇ.DR. ALİ MANZAK
- Tez Türü: Yüksek Lisans
- Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
- Anahtar Kelimeler: Belirtilmemiş.
- Yıl: 2006
- Dil: Türkçe
- Üniversite: Süleyman Demirel Üniversitesi
- Enstitü: Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
- Bilim Dalı: Belirtilmemiş.
- Sayfa Sayısı: 70
Özet
iiiÖZETANAHTARLAMA AKTİVİTESİ AZALTILARAK DÜŞÜK GÜÇLEÇALIŞAN CMOS TOPLAMA VE ÇARPMA DEVRELERİ TASARIMIGünümüzün elektronik cihazlarındaki gelişmeler cihazların pille ve kablosuz olarakçalışması yönünde yoğunluk kazanmıştır. Cihazlar daha performanslı ve daha çokişlevli olarak imal edilmeye çalışılmaktadır. Cihazların taşınabilir olması cihazlardapil kullanımını gerektirmektedir. Pil teknolojisindeki gelişmeler sınırlı olduğundan,uzun pil dayanım sürelerinin elde edilebilmesi için cihazların güç tüketiminin en azaindirilmesi gerekmektedir. Bu çalışmada sayısal CMOS devrelerinde harcananenerjiyi azaltma metotlarından birisi olan transistor boyu ölçülendirme metodu ilebesleme voltajı ölçekleme metodu kıyaslanmıştır. Kıyaslama özel tasarlanan toplamave çarpma devreleri üzerinde yapılmıştır. Yapılan SPICE simülasyonları ile transistorboyu geri ölçülendirme metodunun, besleme voltajı ölçeklemesine göre gecikmesürelerinde daha az artışa sebep olduğu gösterilmiştirANAHTAR KELİMELER: Düşük güç, transistor ölçülendirmesi, CMOS
Özet (Çeviri)
ivABSTRACTLOW POWER CMOS ADDER AND MULTIPLIER DESIGN WITH THEREDUCED SWITCHING ACTIVITYAdvances in present-day electronic device technologies concentrated on mobility andwireless communications. More powerful devices are being built with highercomputing capabilities. This mobility needs battery usage in electronic devices.Since improvements in battery technology is restricted, for longer battery life times itis needed to decrease power consumption of these devices to minimum. Voltagescaling and transistor sizing methods used for reducing power consumption inCMOS systems are compared. Comparison has done on custom designed adder andmultiplier circuits. Using SPICE simulations, it is shown that, resizing CMOScircuits to backwards causes smaller delay times than the voltage scaling.KEY WORDS: Low-power, transistor sizing, CMOS
Benzer Tezler
- Low power H.264 video compression hardware designs
Düşük güç kullanımlı H.264 video sıkıştırma donanım tasarımları
MUSTAFA PARLAK
Doktora
İngilizce
2009
Elektrik ve Elektronik MühendisliğiSabancı ÜniversitesiElektronik Mühendisliği Bölümü
YRD. DOÇ. DR. İLKER HAMZAOĞLU
- Mobil telefon kullanımına bağlı oluşan 900-1800 mhz radyo frekans dalgalarının meydana getirdiği elektromanyetik alanın iliak kanat kemik mineral yoğunluğuna etkisi
The effect of electromagnetic fields on bone mineral density of iliac bone produced by 900-1800 mhz radio frequency waves dependent on cellular phone usage
BEŞİR ANDAÇ AKSOY
Tıpta Uzmanlık
Türkçe
2006
Ortopedi ve TravmatolojiSüleyman Demirel ÜniversitesiOrtopedi ve Travmatoloji Ana Bilim Dalı
PROF.DR. NEVRES HÜRRİYET AYDOĞAN
- Farklı iyonik sıvılar varlığında iletken polimer/tungsten oksit nanokompozitlerinin elektrokimyasal sentezi ve elektrokromik özelliklerinin incelenmesi
Electrochemical synthesis of conducting polymer/tungsten oxide nanocomposites in different ionic liquids media and investigation of electrochromic properties
ÇİĞDEM DÜLGERBAKİ
Doktora
Türkçe
2016
KimyaSüleyman Demirel ÜniversitesiKimya Ana Bilim Dalı
PROF. DR. Ayşegül UYGUN ÖKSÜZ
- Synthesis and characterization of conjugated polymers with polyhedral oligomeric silsesquioxane pendant groups
Polihedral oligomerik silseskuokzan grupları asılı konjüge polimerlerin sentezi ve karakterizasyonu
SALİH ERTAN
Doktora
İngilizce
2017
KimyaOrta Doğu Teknik ÜniversitesiPolimer Bilim ve Teknolojisi Ana Bilim Dalı
PROF. DR. CEVDET KAYNAK
PROF. DR. ATİLLA CİHANER
- Power islands: A high-level synthesis methodology for reducing spurious switching activity and leakage
Güç adaları: Gereksiz anahtarlama aktivitesini ve sızmayı azaltan bir yüksek düzeyde sentezleme metodolojisi
DENİZ DAL
Doktora
İngilizce
2006
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolSyracuse UniversityElektronik Mühendisliği ve Bilgisayar Bilimi Ana Bilim Dalı
DR. NAZANIN MANSOURI