Partially reconfigurable FPGA implementation of a real-time system
Gerçek zamanlı bir sistemin kısmi yeniden yapılandırılabilir FPGA ile gerçekleştirilmesi
- Tez No: 385017
- Danışmanlar: DOÇ. DR. CÜNEYT FEHMİ BAZLAMAÇCI
- Tez Türü: Yüksek Lisans
- Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
- Anahtar Kelimeler: Belirtilmemiş.
- Yıl: 2014
- Dil: İngilizce
- Üniversite: Orta Doğu Teknik Üniversitesi
- Enstitü: Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
- Bilim Dalı: Belirtilmemiş.
- Sayfa Sayısı: 78
Özet
Son yıllarda, farklı uygulamalarda yeniden yapılandırılabilir mimari kullanımı artmıştır. Diğer çözümler ile karşılaştırıldığında yeniden yapılandırılabilir mimari kullanımının kolayca güncellenebilme ve daha kısa zamanda piyasaya sürülebilme gibi avantajları bulunmaktadır. En çok kullanılan yeniden yapılandırılabilir mimari olan Alan Programlanabilir Kapı Dizinleri'ne (FPGA), başlıca FPGA üreticileri tarafından kısmi yeniden-yapılandırma özelliği getirilmiştir. Kısmi yeniden-yapılandırma, çalışır durumda olan FPGA'nın belirli bir bölümünün yeniden programlanmasına / yapılandırılmasına olanak sağlayan bir tekniktir. Bu yöntem sayesinde aynı anda çalışması gerekmeyen FPGA uygulamaları arasında FPGA'nın çalışması kesilmeden geçiş yapılabilir ve aynı FPGA ile daha büyük uygulamalar gerçeklenebilir. Bu tez çalışması yeniden yapılandırılabilir mimarileri üzerine yoğunlaşmıştır. Yeniden yapılandırılabilir mimari özellikleri ve sistemleri incelenmiştir. Örnek olarak, gerçek zamanlı bir hedef takip ve tespit sisteminde donanımsal hızlandırıcı olarak kullanılan FPGA'da kısmi yeniden-yapılandırma tekniğinin uygulanması gerçekleştirilmiştir. Sistemde, kısmi yeniden-yapılandırma kullanılarak hedef tespit ve takip işlemi kesilmeksizin (görüntü karesi kaçırılmaksızın) farklı algoritma bileşenleri arasında geçiş yapılmıştır. Bu yöntem ile FPGA özkaynakları daha etkin kullanılırken aynı zamanda güç tüketimi azaltılmaya çalışılmıştır.
Özet (Çeviri)
The use of reconfigurable logic has increased in different kinds of applications during the last decades. Compared to other logic solutions reconfigurable logic has advantages such as easy update and lower time to market. The concept of partial reconfiguration in Field Programmable Gate Arrays (FPGAs), which are the most commonly used reconfigurable logic, has recently been introduced by leading FPGA vendors. Partial reconfiguration is a technique that allows reconfiguring a specific part of an FPGA during runtime. This method allows switching between design modules that are not necessary to function at the same time without interrupting the FPGA's processing of the current task and therefore larger applications may be implemented. This thesis study mostly concentrates on partially reconfigurable architectures. Properties of partially reconfigurable architectures and systems are examined. As a case study, partial reconfiguration has been implemented on an FPGA, which is used as a hardware accelerator in a real-time target detection and tracking system. Using partial reconfiguration, switching between different algorithm components takes place during runtime without interrupting the object-tracking capability. By this approach, FPGA resources are used efficiently and power consumption is reduced.
Benzer Tezler
- Mekatronik sistemlerde klonlamaya karşı elektronik çözümler
Electronic solutions against cloning in mechatronic systems
EMRAH ABTİOĞLU
Yüksek Lisans
Türkçe
2014
Mekatronik Mühendisliğiİstanbul Teknik ÜniversitesiMekatronik Mühendisliği Ana Bilim Dalı
PROF. DR. MÜŞTAK ERHAN YALÇIN
- GF(2^M) multiplier implementation on a partially reconfigurable FPGA
Kısmi yeniden yapılandırılabilir FPGA üzerinde GF(2^M) çarpma uygulaması
GİZEM KOCALAR
Yüksek Lisans
İngilizce
2015
Elektrik ve Elektronik MühendisliğiOrta Doğu Teknik ÜniversitesiElektrik-Elektronik Mühendisliği Ana Bilim Dalı
DOÇ. DR. CÜNEYT FEHMİ BAZLAMAÇCI
- Efficient FPGA implementation on convolutional multiply-add operations
Başlık çevirisi yok
TAHA HUSSAIN
Yüksek Lisans
İngilizce
2022
Elektrik ve Elektronik MühendisliğiÜsküdar ÜniversitesiElektrik-Elektronik Mühendisliği Ana Bilim Dalı
DR. ÖĞR. ÜYESİ UĞUR ÇİNİ
- Feasibility study for dynamic context switching in partially reconfigurable fpgas
Kısmi yeniden yapılandırılabilir fpga üzerinde dinamik içerik değiştirmenin yapılabilirlik çalışması
ESAT YILMAZ
Yüksek Lisans
İngilizce
2019
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolOrta Doğu Teknik ÜniversitesiElektrik-Elektronik Mühendisliği Ana Bilim Dalı
DOÇ. DR. CÜNEYT FEHMİ BAZLAMAÇCI
- A novel fault tolerant architecture on a runtime reconfigurable FPGA
Çalışırken yeniden biçimlendirilebilir FPGA üzerinde hataya dayanımlı yeni bir yapı
İBRAHİM AYDIN COŞKUNER
Yüksek Lisans
İngilizce
2006
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolOrta Doğu Teknik ÜniversitesiBilgisayar Mühendisliği Ana Bilim Dalı
PROF. DR. HASAN CENGİZ GÜRAN