Geri Dön

A Novel booth encoded radix-2 multiplier and its VLSI realization

Yeni bir 'Booth' yöntemi ile kodlamalı 'Radıx-2' çarpma devresi ve uygulamaya yönelik tümdevre ile gerçeklenmesi

  1. Tez No: 47474
  2. Yazar: HAKAN BİNİCİ
  3. Danışmanlar: DOÇ.DR. SİNA BALKIR, DR. GÜNHAN DÜNDAR
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 1995
  8. Dil: İngilizce
  9. Üniversite: Boğaziçi Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Belirtilmemiş.
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 91

Özet

ÖZET Bu tez çalışmasında yeni bir 16x16 bit paralel çarpma devresi sunulmaktadır. Bu çarpma devresi ikiye tümlemeli işaretli çarpma yapmaktadır ve boru hatlı yapısı sayesinde özellikle DSP (Sayısal İşaret İşleme) uygulamaları için uygundur. Çarpma devresinin mimarisi“Booth”tipi kodlama ve“radix-2”toplama yöntemlerine dayanmaktadır. Ayrıca derinliği üç olan bir boru hattı yöntemi de çarpma devresine uygulanmıştır. Sistemin performansı boru hatlı ve boru hatsız durumlar için ayrıca benzetimi yapılmak suretiyle irdelenmiştir. Bu çalışmada sunulan çarpma devresi mimarisinin tümleşik devre gerçeklemesi 1- urn CMOS prosesi ile yapılmıştır. Tümleşik devrenin gerçeklenmesinde“Top-down”ve“bottom-up”olarak adlandırılan tasarım metodlarının bu uygulamaya özel bir bileşkesi yaratılarak bu yöntem kullanılmıştır. Bu sebebten ötürü, standart arşiv elemanları ile birlikte kullanıcıya özgü birim hücreler de entegre devre yerleşiminde yer almıştır. Devrenin modellenmesi ve benzetimi VHDL geniş çapta tümleşik devre donanım tanımlama dili kullanılmak suretiyle yapılmış olup ayrık eleman bazında benzetim ise 2G.6. sürümlü SPICE programının kullanımı ile gerçekleştirilmiştir. Bu tasarımın tümü, MentorGraphics yazılım program paketi kullanılmak suretiyle Sun Sparc 2 iş istasyonlarında yapılmıştır. Gerçeklenmiş bir üç seviyeli boru hatlı bir çarpma devresinin kırmık alanı 9 mm2 olmuştur. Bu devre 100 MHz hızında çalışmakta ve içinde“latch”ve“buffer”gibi boru hattı öğeleri de dahil olmak üzere toplam 12,500 transistor barındırmaktadır. Boru hatlı olmayan tipte bir çarpma devresi de modellenmiş ve test edilmiştir. Bu tipteki devre 15 ns gecikme ile statik durumda çalışmaktadır. Bu devrenin tahmini kırmık alanı 6 mm2 olarak saptanmış, transistor sayısı ise 8,500 olarak hesap edilmiştir.

Özet (Çeviri)

IV ABSTRACT In this thesis, a novel 16x16 bit parallel multiplier is presented. The multiplier accommodates two's complement signed arithmetic and because of its pipelined structure it is especially suitable for DSP applications. The multiplier architecture incorporates Booth encoding and radix-2 addition methods. A pipelining scheme is also applied to the multiplier for a pipelining depth of three. The multiplier is simulated for both the pipelined and non- pipelined cases. The proposed multiplier architecture is implemented by using a typical l-(im CMOS technology. A mixed design methodology, which is a combination of top-down and bottom-up design methodologies is employed in the IC design. Therefore, both standard library cells and custom designed subcells are used in the layout. VHDL language is accommodated for the modelling and simulation of the multiplier. Device level simulation is performed by using SPICE program version 2G.6. The whole design is generated by utilizing MentorGraphics software package version 8.4.1 running on Sun Sparc 2 workstations. The chip area of 3 -level pipelined multiplier is obtained as 9 mm2. This multiplier operates with a 100 MHz clock and utilizes 12,500 transistors including the pipelining latches and buffers. A non-pipelined version of the multiplier is also modelled and tested. It is shown that an operation delay of 15 ns is introduced in this static case. The estimated area is 6 mm2 and the transistor count is approximately 8,500 for this topology.

Benzer Tezler

  1. Adaptive symbol glossary for pattern based cognitive communication system

    Örüntü tabanlı bilişsel haberleşme sistemi için uyarlamalı sembol sözlüğü

    HUSAM Y. I ALZAQ

    Doktora

    İngilizce

    İngilizce

    2019

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİstanbul Teknik Üniversitesi

    Bilgisayar Mühendisliği Ana Bilim Dalı

    Assoc. Prof. Dr. BURAK BERK ÜSTÜNDAĞ

  2. VHDL ile lojik devre tasarımı ve DSP uygulamaları için çarpma bloklarının modellenmesi

    Başlık çevirisi yok

    SIDDIKA BERNA ÖRS

    Yüksek Lisans

    Türkçe

    Türkçe

    1998

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    PROF. DR. AHMET DERVİŞOĞLU

  3. New approaches for quality of service provisioning in cognitive radio networks

    Bilişsel radyo ağlarında servis kalitesini yükseltmeye yönelik yeni yaklaşımlar

    GÜLNUR SELDA UYANIK

    Doktora

    İngilizce

    İngilizce

    2017

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİstanbul Teknik Üniversitesi

    Bilgisayar Mühendisliği Ana Bilim Dalı

    PROF. DR. SEMA FATMA OKTUĞ

  4. Practical channel coding methods for channels with input-dependent noise

    Girdi bağımlı gürültüye sahip kanallar için pratik kanal kodlama yöntemleri

    MEHMET GÖRKEM ÜLKAR

    Doktora

    İngilizce

    İngilizce

    2020

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    DOÇ. DR. ALİ EMRE PUSANE

  5. A new approach to satellite communication: Harnessing the power of reconfigurable intelligent surfaces

    Uydu iletisimine yeni bir yaklaşım: Yeniden yapılandırılabı̇lı̇r akıllı yüzeylerden faydalanma

    KÜRŞAT TEKBIYIK

    Doktora

    İngilizce

    İngilizce

    2024

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrolİstanbul Teknik Üniversitesi

    Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı

    PROF. DR. GÜNEŞ ZEYNEP KARABULUT KURT