Düşük güç ve düşük gerilimle çalışan analog blokların tasarımı
The design of analog blocks driven by low power and low voltage
- Tez No: 487878
- Danışmanlar: PROF. DR. FIRAT KAÇAR
- Tez Türü: Yüksek Lisans
- Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
- Anahtar Kelimeler: Belirtilmemiş.
- Yıl: 2018
- Dil: Türkçe
- Üniversite: İstanbul Üniversitesi
- Enstitü: Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
- Bilim Dalı: Elektrik Elektronik Mühendisliği Bilim Dalı
- Sayfa Sayısı: 69
Özet
Bu tezde düşük güç ve düşük gerilimle çalışacak çarpıcı tasarımı gerçekleştirilmiştir. Düşük güç ve düşük gerilimli devre tasarımı için dinamik eşik gerilimli MOS (DTMOS) teknolojisi kullanılmıştır. Literatürde kullanılmış olan 2 adet çarpıcı devre baz alınmış ve bunu düşük güç ve düşük gerilimle çalışması hedeflenmiştir. Bu kapsamda ilk olarak bu çarpıcı devrelerin orijinal tasarımlarıyla simülasyonları yapılmıştır. Simülasyonlar için LT SPICE benzetim programı kullanılanarak 0.35 um TSMC CMOS parametreleri kullanılmıştır. Ardından bu çalışmaların düşük güç ve düşük gerilimle çalışması için yeni tasarımlar oluşturup simüle edilmiştir. Sonuç olarak bakıldığında devrelerde hedeflenen, düşük gerilimle çalışması ve düşük güç harcaması orijinal tasarımlarla karşılaştırıldığında başarılı olmuştur.
Özet (Çeviri)
In this thesis, the design of analog multiplier driven by low power and low voltage has been realized. Dynamic threshold voltage MOS (DTMOS) technology is used for low power and low voltage circuit design. Based on two analog multiplier circuits used in the literature, it is aimed to operate with low power and low voltage. First of all, these multiplier circuits were simulated with their original designs. 0.35 um TSMC CMOS parameters were used for the simulations using the LT SPICE simul ation program. Then new designs were created and simulated for these studies to work by low power and low voltage. As a result, the targeted low voltage operation and low power consumption in the circuit were successfull when compared to the original designs.
Benzer Tezler
- Statistical design and yield enhancement of low voltage cmos VLSI circuits
Düşük gerilimli analog VLSI devrelerin istatistiksel tasarımı
TUNA B. TARIM
Doktora
İngilizce
1999
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiPROF.DR. H. HAKAN KUNTMAN
- Modeling and implementation of biological neural systems
Biyolojik sinir sistemlerinin modellenmesi ve gerçeklenmesi
ÖZGÜR ERDENER
Doktora
İngilizce
2016
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. İSMAİL SERDAR ÖZOĞUZ
- Eşikaltı FGMOS transistorlar ile düşük gerilimde çalışan analog YSA devre bloklarının tasarımı
Design of low voltage analog ANN circuit blocks by using subthreshold FGMOS transistors
FATİH KELEŞ
Doktora
Türkçe
2010
Elektrik ve Elektronik MühendisliğiYıldız Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. DR. TÜLAY YILDIRIM
- 4 channel configurable constant-current/voltage mode biphasic implantable neurostimulator ASIC with channel centric active charge balancer
Kanal merkezli aktif yük dengeleyicili 4 kanal ayarlanabilir sabit-akım/gerilim modlu iki-fazlı vücuda gömülebilir siniruyarıcı tümdevre
ANIL CAKALI
Yüksek Lisans
İngilizce
2022
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
DOÇ. DR. TUFAN COŞKUN KARALAR
- New possibilities in low-voltage analog circuit design using DTMOS transistors
DTMOS kullanan düşük gerilimli analog devre tasarımında yeni olanaklar
ATİLLA UYGUR
Doktora
İngilizce
2013
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. DR. HULUSİ HAKAN KUNTMAN