The Design of an X.25 router VLSI chip
X.25 yönlendirici VLSI tümdevre tasarımı
- Tez No: 68766
- Danışmanlar: PROF. DR. MURAT AŞKAR
- Tez Türü: Yüksek Lisans
- Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
- Anahtar Kelimeler: X.25, Paket Yönlendirme, Paket Veri Ağlar, VHDL, X.25, Packet Routing, Data Packet Networks, VHDL. iii
- Yıl: 1997
- Dil: İngilizce
- Üniversite: Orta Doğu Teknik Üniversitesi
- Enstitü: Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Elektrik-Elektronik Mühendisliği Ana Bilim Dalı
- Bilim Dalı: Belirtilmemiş.
- Sayfa Sayısı: 165
Özet
Öz X.25 YÖNLENDİRİCİ VLSI YONGA TASARIMI Erdağ, Osman Veysel Yüksek Lisans, Elektrik-Elekronik Mühendisliği Bölümü Tez Yöneticisi: Prof. Dr. Murat Aşkar Eylül 1997, 152 sayfa. Bu tez, X.25 paket anahtarlamalı iletişim şebekelerinde kullanılmak üzere, bir paket yönlendiricisi tasarımını gerçekleştirmek üzere hazırlanmıştır. Çalışmanın amacı, paket yönlendirmeye ilişkin bütün işlevlerin tek bir yonga üzerinde toplanabileceğini göstermektir. Devrenin tek yongaya indirgenmesi, kullanım kolaylığı sağlarken sistem tasarımını da sadeleştirir. Bütünüyle VHDL kullanılarak tasarlanan ve sentezlenen devre, ilerde belirebilecek gereksinimler doğrultusunda yapılacak değişikliklere, yeni teknolojilere kolaylıkla uyum sağlayacaktır. Bellek ünitesinin yonga üzerine bulunması, iletişim gizliliği ve veri güvenliği sağlaması açısından önem taşır.
Özet (Çeviri)
ABSTRACT THE DESIGN OF AN X.25 ROUTER VLSI CHIP Erdağ, Osman Veysel M.S., Department of Electrical and Electronics Engineering Supervisor: Prof. Dr. Murat Aşkar September 1997, 152 pages This thesis mainly concerns the design of a packet router VLSI chip which will be used in X.25 packet switched communication networks. It was aimed to show that it is possible to combine all the functions of packet switching on a single chip. This feature provides ease of use for the users while simplifying the system design. The chip was designed and then synthesized using VHDL. Therefore, it will be easy to adopt the design for the future requirements, to the new technologies. Since data memory is integrated into the chip, it is not possible to extract the data flowing in the router. Therefore the resulting design is a compact chip performing routing functions with the additional data security feature.
Benzer Tezler
- Akustik yüzey dalga esasına dayanan filtrlerin analizi, tasarımı ve GSM sistemindeki uygulamaları
Analysis and design of saw filter and saw filter applications in GSM
H.CEMİL KARAGÜZEL
Yüksek Lisans
Türkçe
1997
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. DR. ERGÜL AKÇAKAYA
- Kurumların veri iletişim ağı alt yapılarının yeni gereksinimlere göre geliştirilmeleri
Multiprotocol network design of the enterprise networks
HAKAN ERKAN
Yüksek Lisans
Türkçe
1997
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. DR. GÜNSEL DURUSOY
- Asenkron transfer modu ve çerçeve aktarma
Asynchronous transfer mode and frame relay
HALİT DÖNMEZ
Yüksek Lisans
Türkçe
1997
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiElektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
PROF. DR. GÜNSEL DURUSOY
- Bilgisayar ağlarında farklı haberleşme ortamlarının ortak bir protokol ile birleştirilmesi
Başlık çevirisi yok
A.GÖKHAN YAVUZ
Yüksek Lisans
Türkçe
1994
Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolYıldız Teknik ÜniversitesiBilgisayar Mühendisliği Ana Bilim Dalı
PROF. DR. M. YAHYA KARSLIGİL
- Kazıklı kıyı yanaşma yapılarının analiz ve tasarım aşamalarının incelenmesi
Structural analysis and design of wharf type marine structures
DENİZ ŞAHİN
Yüksek Lisans
Türkçe
2016
İnşaat Mühendisliğiİstanbul Teknik Üniversitesiİnşaat Mühendisliği Ana Bilim Dalı
PROF. DR. TURGUT ÖZTÜRK