Geri Dön

Analog layout generation

Analog tümdevre için serim oluşturumu

  1. Tez No: 181209
  2. Yazar: ENDER YILMAZ
  3. Danışmanlar: PROF. DR. GÜNHAN DÜNDAR
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2006
  8. Dil: İngilizce
  9. Üniversite: Boğaziçi Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektronik Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 103

Özet

Bu çalışmada, tümdevre serim oluşturum aracı olan ALGv3 sunulmuştur. ALGv3,kendisi gibi Boğaziçi Üniversitesinde geliştirilen ALGv2'nin devamıdır. ALGv3, dürtbölümden oluşmaktadır; modül üretimi, bölüştürme, yerleştirme ve yol atayıcı.Modül üreticisi, basit tranzistörler oluşturabildiği gibi iç içe girmiş ve ortak merkezlitransistor yapılarını da oluşturabilir. Modüller performans kriterleri gözetilerek üretilir.Oluşturulan modullerin parametreleri olan parasit değerler, eşleştirme ve en-boy değerleri birmaliyet fonksiyonunda bir araya getirilmiştir. Bu maliyet fonksiyonu, modüllerin üretimparametreleri olan katlanma sayısı veya iç içe girme sayısının en uygun değerlerini bulmaktakullanılır.Tranzistörler, yerleştiricinin işini kolaylaştırmak için bölüştürülürler. Dervredeki iyibilinen yapılar bulunur, bu yapıların tranzistörleri yerleşim aşamasında bir arada tutulur.Bu aracın yol atayıcı kısmı henüz tamamlanmadı, düğümler birleştiriliyor fakat buyollar katman seviyesine aktarılmıyor.

Özet (Çeviri)

In this work an analog layout automation tool, ALGv3, is presented. ALGv3 issuccessor of ALGv2, which was also designed at Bogazici University. ALGv3 is composed offour parts; module generator, partitioner, placer and router.Module generator is capable of generating simple transistors as well as complexstructures such as merged, interdigitized and common centroid transistors. Modules can begenerated in a performance oriented manner. Parameters of modules that are extracted in thegenerator such as parasitic values, matching and aspect ratio values are combined in a costfunction. This cost function is used to find the optimum generation parameters such as foldnumber or quad number for module generator.Transistors are partitioned into groups in order to ease the job of placer. Well knownstructures are recognized in the circuit and transistors of the same group are kept together inplacement step.Router is not finished yet, the total currently routes the nodes, but these routes are notconverted to actual layers.

Benzer Tezler

  1. Analog layout generation for silicon compilation

    Silikon derleme için analog serim üretimi

    ALTUĞ ŞİMŞEK

    Yüksek Lisans

    İngilizce

    İngilizce

    1997

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    DOÇ. DR. SİNA BALKIR

  2. Yet another simulation based sensitivity analysis tool for analog layout generation

    Analog tümdevre serim kısıtlamaları üretimi için benzetim tabanlı bır hassasiyet analiz aracı

    TAŞKIN ŞEN

    Yüksek Lisans

    İngilizce

    İngilizce

    2007

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF.DR. GÜNHAN DÜNDAR

  3. A Flexible and high performance simulation based sensitivity analysis tool for analog layout constraint generation

    Analog tümdevre serim kısıtlamaları üretimi için esnek ve yüksek performanslı simülasyon tabanlı bir hassasiyet analiz aracı

    MEHMET SELÇUK ATAÇ

    Yüksek Lisans

    İngilizce

    İngilizce

    2003

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. GÜNHAN DÜNDAR

  4. Novel design methods for analog design automation tools

    Analog tasarım otomasyonu için özgün tasarım yöntemleri

    GÖNENÇ BERKOL

    Yüksek Lisans

    İngilizce

    İngilizce

    2015

    Elektrik ve Elektronik MühendisliğiBoğaziçi Üniversitesi

    Elektrik-Elektronik Mühendisliği Ana Bilim Dalı

    PROF. DR. GÜNHAN DÜNDAR

    YRD. DOÇ. DR. İSMAİL FAİK BAŞKAYA

  5. CMOS realization of new alternative active elements for analog signal processing and their applications

    Analog sinyal işleme için yeni alternatif aktif elemanların CMOS gerçeklemesi ve uygulamaları

    ARDA GÜNEY

    Yüksek Lisans

    İngilizce

    İngilizce

    2013

    Elektrik ve Elektronik Mühendisliğiİstanbul Teknik Üniversitesi

    Elektronik Ana Bilim Dalı

    PROF. DR. HULUSİ HAKAN KUNTMAN