Geri Dön

Prototype development and verification for an IP lookup engine on FPGAs performance study

FPGA üzerinde IP tarama motoru prototip geliştirmesi ve doğrulaması

  1. Tez No: 305619
  2. Yazar: AKIN ÖZKANER
  3. Danışmanlar: DOÇ. DR. CÜNEYT F. BAZLAMAÇCI
  4. Tez Türü: Yüksek Lisans
  5. Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2012
  8. Dil: İngilizce
  9. Üniversite: Orta Doğu Teknik Üniversitesi
  10. Enstitü: Fen Bilimleri Enstitüsü
  11. Ana Bilim Dalı: Elektrik ve Elektronik Mühendisliği Bölümü
  12. Bilim Dalı: Belirtilmemiş.
  13. Sayfa Sayısı: 130

Özet

Artan internet kullanımı; yüksek hızda çalısan, güç tüketimi düsük olan ve fizikselolarak az yer kaplayan daha etkili ağ yönlendiricilerinin kullanımınıgerektirmektedir. Bu özelliklere sahip ağ yönlendiricileri için en önemli unsurlardanbirisi de IP arama islemidir. Ağ yönlendiriciler üzerinde IP arama islevinigerçeklestirmek amacıyla yazılım veya donanım temelli çözümlerkullanılabilmektedir. Bu tez çalısması, boru hattı davranıslı SRAM tabanlı ASICmodel için daha önce önerilmis bir çalısmanın yeniden tasarlanarak FPGA donanımyapısında gerçeklenmesini içermektedir. Tez kapsamında, boru hattı davranıslıBRAM tabanlı 8x8 torus mimarinin Xilinx ISE ile tasarımı ve Modelsim Simulatorile benzetimi gerçeklestirilmistir. FPGA tasarımına yönelik bazı iyilestirmeler vegerekli değisiklikler yapılmıstır. Gerçek yönlendirici arama tabloları ve gerçekzamanlı ağ trafiği ile çesitli en iyilestirmeler ve denemeler de gerçeklestirilmis vesonuçları sunulmustur. Çalısmamız ve tasarım çabamız daha önce önerilmistekniğin, elbette belirgin bir basarım kaybı karsılığında, FPGA gerçeklemesinin demümkün olduğunu göstermektedir.

Özet (Çeviri)

The increasing use of the internet demands more powerful routers with higherspeed, less power consumption and less physical space occupation. IP lookupoperation is one of the major concerns in today?s routers for providing suchattributes. To accomplish IP lookup on routers, hardware or software basedsolutions can be used. In this thesis, an SRAM based pipelined architectureproposed earlier for ASIC implementation is re-designed and implemented on anFPGA in the form of a BRAM based pipelined 8x8 torus architecture using XilinxISE and simulated and verified using Modelsim Simulator. Some necessarymodifications and improvements for FPGA implementation are carried out. Theresults of our experiments, which are performed for a real router lookup table and areal time traffic load with various optimizations, are also presented. Our study anddesign effort demonstrates the feasibility of the FPGA implementation of theproposed technique, of course with a considerable performance penalty.

Benzer Tezler

  1. Design of a new laminar soil container and its numerical verification for SSI and liquefaction tests

    Yeni bir laminer zemin konteynerinin tasarımı ve SSI ve sıvılaşma testleri için sayısal doğrulaması

    OMID BAGHERI

    Doktora

    İngilizce

    İngilizce

    2024

    Deprem Mühendisliğiİstanbul Teknik Üniversitesi

    İnşaat Mühendisliği Ana Bilim Dalı

    DOÇ. DR. ESRA ECE BAYAT

  2. Francis tipi türbinlerin sayısal yöntemler ile tasarımı, parametre optimizasyonu ve model testlerinin sayısal alt yapısının geliştirilmesi

    Design and parameter optimization of Francis type turbines and development of substructure of model tests by numerical methods

    ÜLKÜ ECE AYLI İNCE

    Doktora

    Türkçe

    Türkçe

    2016

    EnerjiTOBB Ekonomi ve Teknoloji Üniversitesi

    Makine Mühendisliği Ana Bilim Dalı

    DOÇ. DR. SELİN ARADAĞ ÇELEBİOĞLU

    DR. KUTAY ÇELEBİOĞLU

  3. Ticari bir araçta market ve kırıcı parkur göreceli hasar korelasyon yöntemlerinin karşılaştırılması ve araç dayanımı doğrulama süreçlerinin gerçekleştirilmesi

    Comparison of market profiles and proving ground relative damage correlation methods in a commercial vehicle and implementation of vehicle durability validation process

    MURAT TALAY

    Yüksek Lisans

    Türkçe

    Türkçe

    2018

    Mekatronik MühendisliğiKocaeli Üniversitesi

    Mekatronik Mühendisliği Ana Bilim Dalı

    PROF. DR. HÜSEYİN METİN ERTUNÇ

  4. Hareketli gölgeleme bileşenlerinin şekil hafızalı alaşımlar ile etkinleştirilmesi: Bir eyleyici mekanizma önerisi

    Movable shading devices activated by shape memory alloys: A proposal for an actuator mechanism

    ONUR YALÇIN

    Yüksek Lisans

    Türkçe

    Türkçe

    2024

    Mimarlıkİstanbul Teknik Üniversitesi

    Mimarlık Ana Bilim Dalı

    DOÇ. DR. FETHİYE ECEM EDİS

  5. Torsional hysteretic damper for seismic protection of structures

    Yapıların depreme karşı korunması için burulmalı histeretik enerji sönümleme cihazı

    ALI SALEM MILANI

    Doktora

    İngilizce

    İngilizce

    2014

    İnşaat MühendisliğiOrta Doğu Teknik Üniversitesi

    Mühendislik Bilimleri Ana Bilim Dalı

    PROF. DR. MURAT DİCLELİ