Track-hold amplifier and multiplying digital to analog converter (MDAC) dedicated to 10 bit 8x100MS/s time interleaved pipeline adc
8x100MS/s 10 bit zaman aralıklı pipeline analog sayısal çeviricide kullanılmak üzere tasarlanmış izleme-tutma devresi ve çarpıcı dijital analog çevirici (MDAC)
- Tez No: 251839
- Danışmanlar: PROF. DR. ALİ ZEKİ
- Tez Türü: Yüksek Lisans
- Konular: Elektrik ve Elektronik Mühendisliği, Electrical and Electronics Engineering
- Anahtar Kelimeler: Belirtilmemiş.
- Yıl: 2008
- Dil: İngilizce
- Üniversite: İstanbul Teknik Üniversitesi
- Enstitü: Fen Bilimleri Enstitüsü
- Ana Bilim Dalı: Elektronik ve Haberleşme Mühendisliği Ana Bilim Dalı
- Bilim Dalı: Elektronik Mühendisliği Bilim Dalı
- Sayfa Sayısı: 54
Özet
Bu çalışmada, 8x100MS/s zaman aralıklı çalışan yüksek çözünürlüklü pipeline analog sayısal çevirici için performans açısından çok kritik iki blok; izleme ve tutma devresi ile çarpıcı sayısal analog çevirici katları tasarlanmıştır. Çeviricinin ön uç devresi olarak, izleme tutma devresi kullanılması, çeviricinin doğrusallık gereksinimlerini önemli ölçüde azaltmıştır. Anahtarlanmış emetör izleyici yapısı ile tasarlanan izleme tutma devresi, Nyquist kriterinin altındaki frekanslar için 10 bit hassasiyet sunmaktadır. Tasarlanan geniş bantlı AB sınıfı kuvvetlendirici ise 12 bit analog sayısal çeviricinin 2.5bit çözünürlüğü olan ilk katında artık kuvvetlendirici olarak yer almıştır ve simulasyon sonuçlarına göre toplam çevrici hatası 1 LSB'den azdır. A sınıfı kuvvetlendirici ile kıyaslandığında güç tasarrufu yapılmadığı gözlenmiştir.
Özet (Çeviri)
In this study, two critical blocks for a 10 bit 8x100MS/s time interleaved ADC, a track and hold amplifier and a wideband fully differential amplifier are designed to be used in the front end and in the first stage of pipeline ADC respectively. In the front-end of ADC, track and hold amplifier is employed to relax the ADC?s timing requirements. With the designed switched emitter follower THA 10 bit accuracy is achieved under Nyquist condition of 800MS/s. The wide band amplifier was designed as residue amplifier for the first stage of the ADC whose task is to resolve 2.5 bits. The performance was tested in a 12 bit 100MS/s ADC and the total conversion error is less than 1 LSB. It is observed that no power is saved compared to class A amplifier.
Benzer Tezler
- 0.18µm SiGe BiCMOS teknolojisinde 5-Bit 40GS/s zaman ara değerlemeli analog sayısal dönüştürücü tasarımı
5-bit 40GS/s time interleaved analog to digital converter in 0.18µm SiGe BiCMOS technology
YASİN TALAY
Yüksek Lisans
Türkçe
2017
Elektrik ve Elektronik MühendisliğiAbant İzzet Baysal ÜniversitesiElektrik-Elektronik Mühendisliği Ana Bilim Dalı
YRD. DOÇ. DR. OKTAY AYTAR
- Değişken rezolüzyonlu görüntü örnekleyici
Multi resolution image sampler
RIZA CAN TARCAN
Yüksek Lisans
Türkçe
1991
Elektrik ve Elektronik Mühendisliğiİstanbul Teknik ÜniversitesiY.DOÇ.DR. M. SAİT TÜRKÖZ
- Mesken tutma kavramının İstanbul'da modernleşme sürecindeki değişimine A.H. Tanpınar'ın ve S.H. Eldem'in düşünce dünyasının izlerinden bakmak
Examining the change in the concept of dwelling in Istanbul during the process of modernization through the traces of A.H. Tanpınar' and S.H. Eldem's thought worlds
BEYZA NUR BATI
Doktora
Türkçe
2024
MimarlıkMimar Sinan Güzel Sanatlar ÜniversitesiMimarlık Ana Bilim Dalı
PROF. DR. AYŞE DERİN ÖNCEL
- Two-sided markets models and applications
Çift yönlü pazarlar iş modeli ve gelişmekte olan ülkelerdeki uygulamaları
BEYZA NUR SAMUTOĞLU
- Kuzey Ege kaplıcalarının radyoaktivite düzeylerinin belirlenmesi
Determination of radioactivity levels of the Northern Aegean spas
MUSTAFA REVAN
Yüksek Lisans
Türkçe
2010
Nükleer MühendislikEge ÜniversitesiNükleer Bilimler Ana Bilim Dalı
YRD. DOÇ. DR. MÜSLİM MURAT SAÇ