Geri Dön

Implementierung, Test und Bewertung von Methoden zur Reduktion der Verlustleistung durch Nutzung der dynamischen und partiellen Rekonfiguration auf Xilinx Spartan-III FPGAs

Xilinx Spartan-III FPGA'lerde dinamik ve kısmi yeniden yapılandırma kullanarak güç tüketimini azaltmaya yönelik yöntemlerin uygulanması, test edilmesi ve değerlendirilmesi

  1. Tez No: 849998
  2. Yazar: SALİH BAYAR
  3. Danışmanlar: PROF. DR. PROF. DR.-ING. DR. H. C. JÜRGEN BECKER
  4. Tez Türü: Yüksek Lisans
  5. Konular: Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrol, Elektrik ve Elektronik Mühendisliği, Computer Engineering and Computer Science and Control, Electrical and Electronics Engineering
  6. Anahtar Kelimeler: Belirtilmemiş.
  7. Yıl: 2007
  8. Dil: Almanca
  9. Üniversite: Karlsruher Institut für Technologie
  10. Enstitü: Yurtdışı Enstitü
  11. Ana Bilim Dalı: Elektronik ve Enformasyon Mühendisliği Ana Bilim Dalı
  12. Bilim Dalı: Sistem Mühendisliği Bilim Dalı
  13. Sayfa Sayısı: 62

Özet

Bu yüksek lisans tezinin amacı, Xilinx Spartan-III FPGA'lerde dinamik ve kısmi yeniden yapılandırmadan yararlanarak güç tüketiminin azaltılmasını araştırmaktı. Bu çalışmanın ilk aşamasında DCM'nin kısmi ve dinamik yeniden yapılandırılması gerçekleştirilmiş ve test edilmiştir. DCM yapılandırma verilerinin bit akışında nerede bulunduğunu bulmak önemli olacaktır. Daha sonra karşılık gelen bir araç, doğru konfigürasyon verileriyle kısmi bit akışlarını oluşturmak için kullanılabilir. Saat ölçeklendirmenin ve saat geçişinin dinamik ve kısmi yeniden yapılandırma yoluyla gerçekleştirilmesi daha sonra kapasiteye dayalı seviye ölçüm sistemine entegre edildi. Başarılı entegrasyonun ardından, seviye ölçüm sisteminin çeşitli faaliyet aşamaları ve yeniden yapılandırma sırasında güç tüketimi gerçekçi bir şekilde ölçülmüştür.

Özet (Çeviri)

The aim of this Master's thesis was to investigate the reduction of power dissipation by exploiting dynamic and partial reconfiguration on Xilinx Spartan-III FPGAs. In the first phase of this work, the partial and dynamic reconfiguration of the DCM was realized and tested. It would be essential to find out where the DCM configuration data is located in bitstream. A corresponding tool could then be used to generate the partial bit streams with the correct configuration data. The realization of clock scaling and clock gating through dynamic and partial reconfiguration were then integrated into the capacity-based level measurement system. After the successful integration, power dissipation was measured realistically during the various activity phases of the level-measuring system and the reconfiguration.

Benzer Tezler

  1. Nosql und Hbase architektur implementierung auf zufällige ausgewählte arbeitern in big-data

    Büyük veride Nosql ve Hbase mimarisinin rastgele seçilmiş çalışanlar üzerinde uygulanması

    TÖREHAN GÖREN

    Yüksek Lisans

    Almanca

    Almanca

    2019

    Bilim ve TeknolojiMarmara Üniversitesi

    Enformatik Ana Bilim Dalı

    DOÇ. DR. DENİZ HERAND

  2. Multimodales interaktives digitales Buch zurLesekompetenzförderung der angehenden DaF-Lehrer*innen: Design, Entwicklung und Implementierung

    Almanca öğretmen adaylarının okuma becerilerine yönelik çok modlu etkileşimli dijital kitap: tasarım, geliştirme ve uygulama

    BİNNUR ARABACI CANDAN

    Doktora

    Almanca

    Almanca

    2025

    Alman Dili ve EdebiyatıTrakya Üniversitesi

    Yabancı Diller Eğitimi Ana Bilim Dalı

    PROF. DR. HİKMET ASUTAY

  3. Die Implementierung von Revenue Management Verfahren in Excel

    Gelir Yönetimi Süreçlerinin Excel'de Uygulanması

    RAMAZAN ASLAN

    Yüksek Lisans

    Almanca

    Almanca

    2007

    İşletmeWirtschaftsuniversität Wien

    İşletme Ana Bilim Dalı

    PROF. DR. ALFRED TAUDES

  4. Die implementierung der hive-architektur in big data in einem virtuellen unternehmen

    Büyük veride hive mimarisinin sanal bir firma üzerine uygulanması

    MEHMET IŞIK

    Yüksek Lisans

    Almanca

    Almanca

    2019

    Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve KontrolMarmara Üniversitesi

    Enformatik Ana Bilim Dalı

    DOÇ. DR. DENİZ HERAND

  5. Design und implementierung eines time-to-digitalwandlers für digitale silicon photomultipliers

    Design and implementation of a time-to-digitalconverter for digital silicon photomultipliers

    İSMAİL OĞUZ ERDAL

    Yüksek Lisans

    İngilizce

    İngilizce

    2021

    Endüstri Ürünleri TasarımıRheinisch-Westfälische Technische Hochschule Aachen

    DR. ALEXANDER MEYER

    DR. TİM LAUBER